在最近举行的新一届分析师大会上,AMD正式公布了其未来CPU架构的发展规划,首次对外确认了Zen7架构的存在,并披露了Zen6架构的部分关键信息。此次公布的路线图主要聚焦于数据中心级EPYC处理器,暂未涵盖消费级锐龙产品线,两者在制程工艺与技术实现上存在显著差异。
回顾Zen4架构时期,AMD首次引入了Zen4与Zen4c两种不同核心设计,不同于传统的异构大小核方案,分别采用5nm与4nm工艺打造,同时首次实现对AVX-512指令集的支持,并提升了二级缓存容量。进入Zen5时代,标准版Zen5与高效版Zen5c分别升级至4nm与3nm工艺,支持完整的512位宽AVX-512数据路径,计算引擎的宽度和深度均得到增强,缓存一致性架构也进行了重新优化。
接下来的Zen6系列将继续延续双核心策略,推出Zen6与Zen6c两个版本。该系列将全球首发采用2nm先进制程,但目前尚不确定二者是否均基于2nm工艺打造,存在Zen6使用3nm、Zen6c过渡至2nm的可能。Zen6架构的EPYC处理器将引入对新型AI数据类型的原生支持,并增加更多AI专用流水线,相关细节尚未完全公开。按照计划,Zen6架构的EPYC处理器将于明年正式发布,而对应的锐龙桌面平台产品预计将在2027年才陆续推出。
更远期的Zen7架构虽未明确具体工艺节点,但在路线图中标注为“未来节点”,可能对应台积电即将启动建设的14A制程工艺。Zen7的重点升级方向仍将围绕AI能力展开,包括集成全新的矩阵计算引擎,并进一步扩展对多样化AI数据格式的支持。至于Zen7是否会延续区分标准版与高效版的设计,当前路线图尚未给出明确信息。

评论
更多评论