在近期举行的技术展示活动中,AMD公布了其CPU与GPU产品路线图的最新进展,并重点介绍了基于下一代Zen 6架构的EPYC Venice处理器的相关信息。
根据现场发布的资料,搭载Zen 6架构的EPYC Venice处理器在整体性能和能效表现上相较前代产品预计将实现超过70%的提升。尽管该数据主要面向服务器应用场景,但已充分体现出Zen 6架构在技术层面的显著进步。
同时,AMD指出,EPYC Venice处理器将实现超过30%的线程密度增长。具体而言,该系列最高可配置256个核心与512个线程,相比当前最高支持192核心的EPYC Turin处理器,核心数量增幅达33.3%。此次性能提升中,约三分之一由核心规模扩大贡献,其余部分则源于指令每周期执行效率(IPC)、运行频率及整体架构优化所带来的综合改进。
Zen 6架构将采用台积电最新2nm制程工艺,完成从FinFET向GAA晶体管结构的技术过渡。新工艺可在相同功耗下带来10%至15%的性能提升,或在相同性能水平下降低25%至30%的功耗,同时晶体管集成密度最高可提升15%。
这一2nm工艺也将用于Zen 6架构下的消费级产品线,涵盖面向台式平台的Olympic Ridge系列以及适用于笔记本电脑的Medusa与Gator系列产品。
值得注意的是,上述性能数据并非基于人工智能工作负载,而是依据标准的SPECrate 2017 INT测试结果得出,测试环境为双路(2P)配置下的EPYC Venice Zen 6平台与双路EPYC Turin Zen 5平台的对比。

评论
更多评论